EEJournal

编辑的博客
现在就订阅

去宽

节奏上周宣布一个新的wide-I / O内存控制器IP块,表面上的第一个。这实际上代表了一种风险开始基于电平标准,没有完成。

wide-I / O运动背后的理念是基于使用3 d ICs,记忆体晶片将堆放在一个逻辑芯片,由与连接tsv。而不需要higher-drive I / o连接到芯片垫和遍历PCB跟踪到一个内存芯片(或从内存芯片),你保持完全包内。数组的tsv意味着你可以处理更多的I / o,如果你去包针。和驱动需求大大减少,减少的尺寸(由于更小的晶体管)和功率产生的组合。

当然,有更多的连接,带宽要高得多:这是一个512位的接口。这是更多的数据比你通常可以在一块。

节奏的控制器块包括流量匹配算法来提高吞吐量以及特性,以解决权力,包括交通传感(这样实力可以应对交通)和动态电压和频率的选择比例(dvf)。

这似乎远远超过标准,预计(没有承诺!)是9月份提供给非成员。标准化,但在许多这样的情况下,首先批准的技术细节,然后产生的标准经过高级董事会批准步骤,主要检查的过程标准将确保它是正确地完成的。

显然节奏认为不会有进一步的技术变化。或者,如果有,他们可以更新IP之前客户提交最终的硅。

留下一个回复

有特色的博客
2023年5月19日,
你知道多少关于艺术大师工作室吗?这是真或假的问题的答案我们清单每周节奏的社会媒体渠道。看2023年每星期五一个新的问题。了解更多关于艺术大师工作室的优势。节奏大师工作室啊……
2023年5月18日
探讨半导体公司整合chiplets和异构死于multi-die系统从自主驾驶到生成人工智能。邮局Multi-Die系统如何为半导体公司创造新的商机出现fi……
2023年5月8日
如果你计划去土耳其在不远的将来,然后我有一个忙问....

有特色的视频

自动化PCB不任务设计在几分钟内

节奏设计系统

发现如何让一个戏剧性的减少设计时间通过自动化你的位置,电源平面生成和关键网络路由与节奏®快板®X的人工智能技术。建立在通过快速的访问X设计平台,快板X AI减少不任务从天分钟以同等或更高质量与手工板而设计的。

点击这里获取更多信息

了比赛

加入开源硅生成的人工智能设计的挑战

Efabless

让你AI-generated设计制造(价值9750美元)!进入E-fabless开源硅设计挑战。使用生成AI创建Verilog从自然语言提示,然后实现你的设计使用Efabless chipIgnite平台——包括一个SoC模板(轻快帆船)提供快速芯片级集成,和一个开源RTL-to-GDS数字设计流程(OpenLane)。获胜者被eFabless设计制造。快点,尽管——截止日期是6月2日!

点击这里进入!

以注入式教学法亚博里的电子竞技

快速连接物联网
快速成型是一个至关重要的第一个元素让你未来物联网设计到现实世界。注入式教学法在这节课中,布拉德雷克斯从亚博里的电子竞技瑞萨和阿米莉亚道尔顿检查瑞萨的新快速连接物联网的物联网解决方案,结合与认证模块定义良好的API和中间件解决方案进行快速原型比以往更快和更容易。他们还研究如何快速连接物联网集成软件可以帮助单片机,传感器和连接设备进行有效的沟通以及如何开始使用快式物联网为您的下一个物联网的设计。
2022年10月31日
24881的浏览量
Baidu